H - Electricity – 03 – K
Patent
H - Electricity
03
K
H03K 5/13 (2006.01) H03K 5/135 (2006.01)
Patent
CA 2169564
A circuit for providing a phase con- trolled clock output (22) includes a ring os- cillator (34) having a delay line (38) for pro- viding an internal clock signal whose period varies with on-chip variations due to tempera- ture, voltage, and process. The circuit also in- cludes a clock phase select circuit (16) having a counter (24) and divider (26) for determin- ing the number of delays in one external clock period and an input for a phase select value. A delay line (18) having delay elements simi- lar to those of the ring oscillator (34) provides multiple delayed clock signals from the ref- erence clock signal. A multiplexor (32) hav- ing odd and even sides is used to select the desired clock signal in a glitchless manner. The phase controlled clock signal output (22) is controlled by the phase select signal and is compensated for on-chip variations due to temperature, voltage, and process.
La présente invention concerne un circuit fournissant une sortie avec un signal d'horloge à phase contrôlée (22). Ce circuit comporte un oscillateur en anneau (34) à ligne à retard (38) délivrant un signal d'horloge interne dont la période varie en fonction des variations des conditions de température, de tension, et de fonctionnement du microcircuit. Le circuit comporte également un sélecteur de phase d'horloge (16) équipé d'un compteur (24) et d'un diviseur (26) permettant de déterminer le nombre de retards accumulés sur une période de signal d'horloge externe; il est également équipé d'une entrée permettant l'introduction d'une valeur de sélection de phase. Une ligne à retard (18) pourvue d'éléments à retard similaires à ceux de l'oscillateur en anneau (34) délivre une multitude de signaux d'horloge retardés par rapport au signal d'horloge de référence. Un multiplexeur (32), repéré par un bord impair et un bord pair, permet de sélectionner sans à-coup le signal d'horloge désiré. La sortie avec signal d'horloge à phase contrôlée (22) est commandée par le signal de sélection de phase pour compenser les variations des conditions de température, de tension, et de fonctionnement du microcircuit.
Ireland Hal Herbert
Maitland Roger James
Nortel Networks Limited
Smith Dallas F.
LandOfFree
Clock phase shifting method and apparatus does not yet have a rating. At this time, there are no reviews or comments for this patent.
If you have personal experience with Clock phase shifting method and apparatus, we encourage you to share that experience with our LandOfFree.com community. Your opinion is very important and Clock phase shifting method and apparatus will most certainly appreciate the feedback.
Profile ID: LFCA-PAI-O-1566730