H - Electricity – 05 – K
Patent
H - Electricity
05
K
H05K 3/46 (2006.01) H05K 1/02 (2006.01) H05K 3/06 (2006.01) H05K 3/10 (2006.01) H05K 3/42 (2006.01)
Patent
CA 2229689
La présente invention concerne un procédé de réalisation de circuits imprimés à double épargne. La surface du substrat (1) étant préalablement recouverte d'un métal de base (2), il comporte au moins deux opérations de métallisation, durant la première opération une épargne métallique (5) étant déposée sur la couche de base (2) et dessinant au moins les motifs (4) des éléments de circuit nécessitant une gravure précise, durant la deuxième opération les autres motifs du circuit étant recouverts d'une deuxième épargne (11). Application: notamment pour la réalisation de circuits imprimés comportant une fonction hyperfréquence et/ou numérique ou pour la réalisation de circuits imprimés destinés à interconnecter des composants présentant des finitions et/ou des technologies de câblage différentes.
Lhermitte Jean-Andre
Prevotat Olivier
Goudreau Gage Dubuc
Thomson-Csf
LandOfFree
Double-mask printed circuit manufacturing process does not yet have a rating. At this time, there are no reviews or comments for this patent.
If you have personal experience with Double-mask printed circuit manufacturing process, we encourage you to share that experience with our LandOfFree.com community. Your opinion is very important and Double-mask printed circuit manufacturing process will most certainly appreciate the feedback.
Profile ID: LFCA-PAI-O-1643074