G - Physics – 06 – F
Patent
G - Physics
06
F
G06F 12/06 (2006.01) G06F 13/00 (2006.01) G06F 13/14 (2006.01) G06T 1/60 (2006.01)
Patent
CA 2237596
A digital high-speed printing system architecture for processing contiguous raster-image data blocks for transmission to a marking engine, comprises a central processing unit ("CPU") (42) and at least one video RAM device (44). Each video RAM device (44) includes a dynamic band RAM (46), a serial access memory (48), a random access port for transmitting and receiving image data blocks to and from the dynamic band RAM (46), and a serial port for transmitting and receiving image data blocks to and from the serial access memory (48). The video RAM devices (44) perform bi-directional image data block transfers between the dynamic band RAM (46) and the serial access memory (48). Furthermore, the video RAM devices (44) transfer image data blocks to and from the serial access port, and simultaneously transfer of image data blocks to and from the random access port.
L'invention concerne une architecture pour système d'impression numérique à grande vitesse visant à traiter des blocs de données vidéo contigus à balayage tramé en vue de leur transmission vers un moteur de marquage. Le système comprend une unité centrale de traitement ("CPU") (42) et au moins un dispositif à mémoire vive vidéo (44). Chaque dispositif à mémoire vive (44) comprend une mémoire vive à bande dynamique (46), une mémoire à accès séquentiel (48), un port d'accès aléatoire pour la transmission et la réception des blocs de données d'images avec la mémoire vive à bande dynamique (46), et un port d'accès série pour la transmission et la réception des blocs de données d'images avec la mémoire à accès séquentiel (48). La fonction des dispositifs à mémoire vive vidéo (44) consiste en un échange bidirectionnel des blocs de données d'images vidéo entre la mémoire vive à bande dynamique (46) et la mémoire à accès séquentiel (48). Par ailleurs, ce type de dispositif à mémoire vive (44) assure la transmission et la réception des blocs de données d'images vidéo avec le port d'accès séquentiel et aussi simultanément, avec le port d'accès aléatoire.
Gauthier Forrest P.
Jovic Dimitrije L.
Gowling Lafleur Henderson Llp
Varis Corporation
LandOfFree
Architecture for processing bit-map data for a raster printer does not yet have a rating. At this time, there are no reviews or comments for this patent.
If you have personal experience with Architecture for processing bit-map data for a raster printer, we encourage you to share that experience with our LandOfFree.com community. Your opinion is very important and Architecture for processing bit-map data for a raster printer will most certainly appreciate the feedback.
Profile ID: LFCA-PAI-O-2058035