G - Physics – 06 – F
Patent
G - Physics
06
F
G06F 13/38 (2006.01) G06F 13/40 (2006.01) G06F 15/17 (2006.01)
Patent
CA 2417666
A multiprocessor system is provided that has a plurality of processor modules coupled together via a backplane. The system comprises a first processor module having a first processor and a first switch with a plurality of I/O ports and a plurality of communication paths coupled to the I/O ports of the first switch, the first switch being operable to route data packets. The system further comprises a second processor module having a second processor and a second switch with a plurality of I/O ports and a plurality of communication paths coupled to the I/O ports of the second switch, the second switch being operable to route data packets. The system also comprises a third processor module having a third processor and a first communication device that is operable to communicate with the first switch via a first communication path on the backplane and operable to communicate with the second switch via a second communication path on the backplane. In addition, the system comprises a fourth processor module having a fourth processor and a second communication device that is operable to communicate with the first switch via a third communication path on the backplane and operable to communicate with the second switch via a fourth communication path on the backplane. The first switch is operable to route data packets from one of the first, second, third or fourth processors to another of the first, second, third or fourth processors. The second switch is also operable to route data packets from one of the first, second, third or fourth processors to another of the first, second, third or fourth processors.
L'invention concerne un système multiprocesseur possédant plusieurs modules processeurs couplés les uns aux autres via un panneau arrière. Ce système comprend une première unité de processeur comprenant un premier processeur et une première commutation avec plusieurs ports E/S et plusieurs voies de communication couplées aux ports E/S de la première commutation, cette première commutation servant à acheminer des paquets de données. Le système comprend, en outre, une deuxième unité de processeur possédant un deuxième processeur et une deuxième commutation avec plusieurs ports E/S et plusieurs voies de communication couplées aux ports E/S de la deuxième commutation, cette deuxième commutation servant à acheminer des paquets de données. Le système comprend aussi une troisième unité de processeur possédant un troisième processeur et un premier dispositif de communication servant à communiquer avec la première commutation via une première voie de communication du panneau arrière et avec la deuxième commutation via une deuxième voie de communication dudit panneau. Par ailleurs, le système comporte une quatrième unité de processeur possédant un quatrième processeur et un deuxième dispositif de communication servant à communiquer avec la première commutation via une troisième voie de communication du panneau arrière et avec la deuxième commutation via une quatrième voie de communication dudit panneau. La première commutation et la deuxième commutation servent à acheminer des paquets de données d'un des premier, deuxième, troisième ou quatrième processeurs vers un des premier, deuxième, troisième ou quatrième processeurs.
Ericsson Ab
Marconi Communications Inc.
Sim & Mcburney
LandOfFree
Protected ethernet backplane communication does not yet have a rating. At this time, there are no reviews or comments for this patent.
If you have personal experience with Protected ethernet backplane communication, we encourage you to share that experience with our LandOfFree.com community. Your opinion is very important and Protected ethernet backplane communication will most certainly appreciate the feedback.
Profile ID: LFCA-PAI-O-2079974