Bit stuffing for synchronous hdlc

H - Electricity – 04 – L

Patent

Rate now

  [ 0.00 ] – not rated yet Voters 0   Comments 0

Details

H04L 29/00 (2006.01) H04L 29/06 (2006.01) H04L 12/56 (2006.01) H04L 29/08 (2006.01)

Patent

CA 2336939

The present invention, discloses a method and device for bit stuffing for digital communication purposes. A method according to the present invention contains a process related to bit stuffing, comprising the steps of selecting n bits from a first queue forming a first bit sequence, comparing the first bit sequence with prestored bit stuffing data and performing actions with the selected bit sequence and first queue according to data comprised in the prestored bit stuffing data. In a bit stuffing process according to the present invention a number of bits are added to a second queue and a number of bits are removed from the first queue, said bit sequences or number of bits are determined from the prestored bit stuffing data.

L'invention concerne un procédé et un dispositif destinés à un bourrage de bits à des fins de communication numérique. Un procédé selon l'invention comporte un traitement relatif au bourrage de bits. Ce traitement consiste à sélectionner n bits dans une première liste d'attente pour constituer une première séquence de bits, à comparer la première séquence de bits avec des données de bourrage de bits pré-enregistrées et à réaliser des actions avec la séquence de bits sélectionnée et la première file d'attente selon les données contenues dans les données de bourrage de bits pré-enregistrées. Dans un processus de bourrage de bits selon l'invention, un certain nombre de bits sont additionnés à une deuxième file d'attente et un certain nombre de bits sont enlevés de la première file d'attente. Ces séquences de bits ou ces nombres de bits sont déterminés à partir des données de bourrage de bits pré-enregistrés. Le processus de comparaison de la séquence de bits sélectionnée avec les données pré-sélectionnées permet de réaliser à toutes les étapes concernées par le bourrage de bits, tant lors du processus de transmission que du processus de réception, et pendant la recherche de drapeau comme pendant le bourrage de bits. Dans un mode de réalisation préféré, les données de bourrage de bits pré-enregistrées se présentent sous la forme d'une table de consultation. Un dispositif selon l'invention comprend deux moyens de mémorisation (138, 144) destinés aux files d'attente, un moyen de mémorisation (142) destiné aux données de bourrage de bits et un moyen de bourrage (140) destiné aux opérations de sélection, de comparaison, d'addition et de suppression du procédé.

LandOfFree

Say what you really think

Search LandOfFree.com for Canadian inventors and patents. Rate them and share your experience with other people.

Rating

Bit stuffing for synchronous hdlc does not yet have a rating. At this time, there are no reviews or comments for this patent.

If you have personal experience with Bit stuffing for synchronous hdlc, we encourage you to share that experience with our LandOfFree.com community. Your opinion is very important and Bit stuffing for synchronous hdlc will most certainly appreciate the feedback.

Rate now

     

Profile ID: LFCA-PAI-O-2016537

  Search
All data on this website is collected from public sources. Our data reflects the most accurate information available at the time of publication.