Delay minimization for circuit emulation over packet...

H - Electricity – 04 – L

Patent

Rate now

  [ 0.00 ] – not rated yet Voters 0   Comments 0

Details

H04L 12/56 (2006.01) H04Q 11/04 (2006.01)

Patent

CA 2240678

A method of minimizing throughput delay in constant-bit-rate services carried over packet-based networks subject to variable delays, comprises, in one embodiment, the steps of receiving incoming packets in a buffer, reading out bits from the buffer at a clock frequency (fi), continually monitoring the buffer fill level (Li), determining the maximum fill level (Lmaxj) over a plurality of successive samples, determining the minimum fill level (Lmink) over a plurality of successive samples, adjusting the clock frequency (fi) to cause the maximum fill level (Lmaxj) to tend toward a target value (TargetLmax), and adaptively changing said target value (TargetLmax) so that the minimum fill level (Lmink) tends toward a predetermined set-point. The rate of change of the target value (TargetLmax) is significantly slower than the rate of adjustment of clock frequency. The invention can be applied to other types of clock recovery.

Procédé permettant de réduire au minimum le temps de propagation dans le débit de services à débit binaire constant transportés sur des réseaux de commutation par paquets sujets à des temps de propagation variables, et consistant, dans un mode de réalisation, à recevoir des paquets d'arrivée dans un tampon, à lire les bits dans le tampon à une fréquence de base (f¿i?), à surveiller de façon continue le niveau de remplissage (L¿i?) du tampon, à déterminer le niveau de remplissage maximum (Lmax¿j?) sur une pluralité d'échantillons successifs, à déterminer le niveau de remplissage minimum (Lmin¿k?) sur une pluralité d'échantillons successifs, à ajuster la fréquence de base (f¿i?) de façon que le niveau de remplissage maximum (Lmax¿j?) tende vers une valeur cible (TargetLmax), et à modifier de manière adaptative ladite valeur cible (TargetLmax) de sorte que le niveau de remplissage minimum (Lmin¿k?) tende vers un point de consigne préétabli. La vitesse de modification de la valeur cible (TargetLmax) est notablement inférieure à celle du réglage de la fréquence de base. L'invention peut être appliquée à d'autres types de récupération du signal d'horloge.

LandOfFree

Say what you really think

Search LandOfFree.com for Canadian inventors and patents. Rate them and share your experience with other people.

Rating

Delay minimization for circuit emulation over packet... does not yet have a rating. At this time, there are no reviews or comments for this patent.

If you have personal experience with Delay minimization for circuit emulation over packet..., we encourage you to share that experience with our LandOfFree.com community. Your opinion is very important and Delay minimization for circuit emulation over packet... will most certainly appreciate the feedback.

Rate now

     

Profile ID: LFCA-PAI-O-1772278

  Search
All data on this website is collected from public sources. Our data reflects the most accurate information available at the time of publication.