Derivation of vt group clock from sonet sts-1 payload clock...

H - Electricity – 04 – J

Patent

Rate now

  [ 0.00 ] – not rated yet Voters 0   Comments 0

Details

H04J 14/08 (2006.01) H04B 10/20 (2006.01) H04J 3/16 (2006.01)

Patent

CA 2087048

A SONET formatter circuit (10) receives a parallel STS-1** TX signal (19) from a highspeed interface module. The STS-1** TX signal (19), which contains a floating VT group payload, is demultiplexed into seven parallel VT groups (33). These seven parallel VT groups (33) are converted to serial by a parallel to serial converter (34) and transmitted serially to lowspeed interface modules as DEMUX direction VT group data signals (42, 43). The SONET formatter circuit (10) also receives serial MUX direction VT group data signals (68, 69) from lowspeed interface modules. These serial VT group data signals (68, 69) are converted to seven parallel VT groups (89) by a serial to parallel converter (64). These seven parallel VT groups (89) are multiplexed with overhead data (84) into a parallel STS-1** RX signal (50) which is transmitted to a highspeed interface module. To maintain continuous VT group frame transmissions, a VT group clock generation circuit (72) is required.

Un circuit de formatage SONET (10) reçoit un signal STS-1** TX (19) d'un module d'interface à grand débit. Ce signal STS-1** TX (19), qui contient une charge de groupe VT flottante, est démultiplexé en sept groupes VT parallèles (33). Ces sept groupes VT parallèles (33) sont convertis en série par un convertisseur parallèle-série (34) et sont transmis en série à des modules d'interface à faible débit sous la forme de signaux de données de groupes VT de démultiplexion (42,43). Le circuit de formatage SONET (10) reçoit également des signaux de données de groupe VT de multiplexion série (68,69) transmis par des modules d'interface à faible débit. Ces signaux de données de groupe VT série (68,69) sont convertis en sept groupes VT parallèles (89) par le convertisseur série-parallèle (64). Ces sept groupes VT parallèles (89) sont multiplexés avec des données de service (84) pour former un signal STS-1** RX (50) qui est transmis à un module d'interface à grand débit. Un circuit de génération de signaux d'horloge de groupe VT (72) est utilisé pour assurer la continuité des transmissions des blocs de groupe VT.

LandOfFree

Say what you really think

Search LandOfFree.com for Canadian inventors and patents. Rate them and share your experience with other people.

Rating

Derivation of vt group clock from sonet sts-1 payload clock... does not yet have a rating. At this time, there are no reviews or comments for this patent.

If you have personal experience with Derivation of vt group clock from sonet sts-1 payload clock..., we encourage you to share that experience with our LandOfFree.com community. Your opinion is very important and Derivation of vt group clock from sonet sts-1 payload clock... will most certainly appreciate the feedback.

Rate now

     

Profile ID: LFCA-PAI-O-1640366

  Search
All data on this website is collected from public sources. Our data reflects the most accurate information available at the time of publication.