H - Electricity – 03 – F
Patent
H - Electricity
03
F
H03F 3/20 (2006.01) G05F 3/20 (2006.01) G05F 3/24 (2006.01) H03F 3/30 (2006.01) H03F 3/45 (2006.01)
Patent
CA 2201367
A fully differential output CMOS power amplifier suitable to be used in a non- volatile memory mixed mode chip for voice record and playback to drive a very low impedance load such as an 8-ohm speaker from a low voltage supply. This fully differential CMOS power amplifier utilizes a voltage multiplying technique for the input stage (MN2, MN3, MP6, MP7), a level shift/gain stage (MN/P12, MN/P13), and a common mode feedback network (MN1, MN10, MP10). It also utilizes native n-MOS having a threshold voltage VT = 0v for the folded cascode differential input and the source follower output stage (MN7), enhancement n-MOS (VT = 0.7v) for the common source output, and a voltage regulator (22) using p-MOS diode connected devices (M1-M5) for simulating a resistor divider to regulate the voltage multiplier output. The amplifier also includes a mechanism for crossover distortion reduction at the output driver stage, and a scheme to set the idle current in the output driver n-MOS transistors (MN7, MN9).
Amplificateur de puissance CMOS à tension de sortie en mode entièrement différentiel pouvant être utilisé pour une puce de mémoire rémanente en mode mixte servant à enregistrer et à reproduire la voix, et pouvant gérer une charge à très basse impédance telle qu'un haut-parleur 8 .OMEGA. alimenté par une source basse tension. Cet amplificateur de puissance fait appel à une technique de multiplication de la tension pour l'étage d'entrée (MN2, MN3, MP6, MP7), à un étage décalage de niveau-gain (MN/P12, MN/P13) et à une chaîne de retour en mode commun (MN1, MN10, MP10). Il fait également appel à un transistor NMOS à l'état naturel ayant une tension de seuil nulle pour l'étage d'entrée différentielle de l'amplificateur cascode replié et pour l'étage de sortie du montage à source suiveuse (MN7), à un transistor NMOS à enrichissement (tension de seuil = 0,7 V) pour la sortie de la source commune, et à un régulateur de tension (22) faisant appel à des éléments connectés à la diode du transistor PMOS (M1-M5) pour simuler un diviseur de tension à résistances réglant la tension de sortie du multiplicateur de tension. L'amplificateur comprend aussi un mécanisme qui réduit la distorsion de croisement de l'étage de sortie, ainsi qu'un module qui règle le courant réactif des transistors NMOS de l'étage de sortie (MN7, MN9).
Information Storage Devices Inc.
Riches Mckenzie & Herbert Llp
LandOfFree
Fully differential output cmos power amplifier does not yet have a rating. At this time, there are no reviews or comments for this patent.
If you have personal experience with Fully differential output cmos power amplifier, we encourage you to share that experience with our LandOfFree.com community. Your opinion is very important and Fully differential output cmos power amplifier will most certainly appreciate the feedback.
Profile ID: LFCA-PAI-O-1866570