H - Electricity – 03 – L
Patent
H - Electricity
03
L
H03L 7/091 (2006.01) G01R 25/08 (2006.01) H03D 13/00 (2006.01) H03L 7/183 (2006.01)
Patent
CA 2087516
A modulus counter counts first clock pulses to modulus M and outputs the count value as an m-bit reference signal, M being an integer. A latch circuit samples and holds the reference signal in response to a trigger signal generated by a trigger signal generator in synchronism with an input signal. A high-speed counter is supplied with second clock pulses of a frequency higher than that of the first clock pulses and starts counting the second clock pulses in response to the trigger signal and stops the counting in response to a first one of the first clock pulses immediately thereafter. A data processor converts the n-bit count value of the high-speed counter to n-bit data corresponding to a phase fraction of a phase quantization step in the latch, combines the n-bit data as low-order bits with m-bit data from the latch and outputs the combined data as phase difference data.
Un compteur modulo compte une première série d'impulsions d'horloge jusqu'au modulo M et produit la valeur du compte sous la forme d'un signal de référence de mbits, M étant un nombre entier. Un circuit à verrouillage échantillonne et conserve le signal de référence en réponse à un signal de déclenchement produit par un générateur de signal de déclenchement en synchronisme avec un signal d'entrée. Un compteur à grande vitesse reçoit une deuxième série d'impulsions d'horloge de fréquence supérieure à celle des impulsions de la première série et commence à compter les impulsions de la deuxième série en réponse au signal de déclenchement puis arrête le compte immédiatement après réception de la première des impulsions de la première série. Un processeur de données convertit la valeur de n bits du compteur à grande vitesse en données de n bits correspondant à une fraction de phase d'une étape de quantification de phase dans le circuit à verrouillage. Puis il combine les données de n bits en tant que bits de poids faible avec des données de m bits provenant du circuit à verrouillage et produit en sortie les données combinées en tant que données de différence de phase.
Murota Kazuaki
Nojima Toshio
Tarusawa Yoshiaki
Kirby Eades Gale Baker
Nippon Telegraph & Telephone Corporation
Ntt Mobile Communications Network Inc.
LandOfFree
High precision digital phase comparator does not yet have a rating. At this time, there are no reviews or comments for this patent.
If you have personal experience with High precision digital phase comparator, we encourage you to share that experience with our LandOfFree.com community. Your opinion is very important and High precision digital phase comparator will most certainly appreciate the feedback.
Profile ID: LFCA-PAI-O-1523418