G - Physics – 06 – F
Patent
G - Physics
06
F
G06F 13/16 (2006.01) G06F 3/06 (2006.01) G06F 11/00 (2006.01) G06F 12/08 (2006.01) G06F 13/36 (2006.01) G06F 11/10 (2006.01) G06F 11/20 (2006.01) G06F 11/22 (2006.01)
Patent
CA 2087162
This invention provides disk drive access control apparatus for connection between a host computer (10) and a plurality of disk drives (16) to provide an asynchronously operating, high-speed, high-capacity, fault-tolerant, error-correcting storage system. It also provides increases in performance over earlier versions thereof. There are a plurality of disk drive controller channels (46) connected to respective ones of the disk drives and controlling transfers of data to and from the disk drives, each of the disk drive controller channels includes a cache/buffer memory (48) and a micro-processor unit (50). An interface and driver unit (42) interfaces with the host computer (10) and there is a central cache memory (54). Cache memory control logic controls transfers of data from the chache/ buffer memory (48) of the plurality of disk drive controller channels (46) to the cache memory (54) and from the cache memory (54) to the cache/buffer memory (48) of the plurality of disk drive controller channels (46) and from the cache memory (54) to the host computer (10) through the interface and driver unit (42). A central processing unit (60) manages the use of the cache memory by requesting data transfers only of data not presently in the cache memory (54) and by sending high level commands to the disk drive controller channels (46). A first (data) bus (64) interconnects the plurality of disk drive cache/buffer memories (48), the interface and driver unit (42), and the cache memory (54) for the transfer of information therebetween and a second (information and commands) bus (52) interconnects the same elements with the central processing unit (60) for the transfer of control and information therebetween.
Cette invention prévoit la connexion d'un appareil de commande d'accès à une unité à disque entre un ordinateur central (10) et une pluralité d'unités à disque (16) pour obtenir un système de stockage à haute vitesse, de grande capacité, insensible aux défaillances, à correction d'erreurs et fonctionnant de manière asynchrone. Elle permet également d'améliorer les performances par rapport aux versions antérieures. Plusieurs canaux de commande d'unités à disque (46) sont connectés à des canaux respectifs des unités à disque et des transferts de commande de données vers et à partir des unités à disque, chacun des canaux de commande d'unités à disque comprenant une antémémoire/tampon (48) et une unité à microprocesseur (50). Une unité à circuit de commande et interface (42) assure l'interface avec l'ordinateur central (10) et une antémémoire centrale (54) est prévue. Un circuit logique de commande de l'antémémoire commande les transferts de données à partir de l'antémémoire/mémoire tampon (48) de la pluralité de canaux (46) de commande d'unités à disque vers l'antémémoire (54) et depuis l'antémémoire (54) vers l'antémémoire/mémoire tampon (48) de la pluralité de canaux (46) de commande d'unités à disque et à partir de l'antémémoire (54) vers l'ordinateur central (10) par l'intermédiaire de l'unité (42) de commande et interface. Une unité de traitement centrale (60) gère l'utilisation de l'antémémoire en demandant des transferts de données uniquement pour des données n'étant pas présentes dans l'antémémoire (54) et en envoyant des commandes de haut niveau aux canaux de commande (46) des unités à disque. Un premier bus (64) (de données) établit l'interconnexion entre la pluralité d'antémémoires/mémoires tampon (48) des unités à disque, l'unité (42) de commande et interface, et l'antémémoire (54) pour le transfert d'informations entre elles et un second bus (52) (d'informations et de commandes) assure l'interconnexion entre ces mêmes éléments et une unité de traitement centrale (60) pour le transfert de commandes et d'informations entre elles.
Goodlander Theodore Jay
Hetenyi Tamas
Kacirek Raul
Sarkozy Andras
Selmeczi Janos
Gowling Lafleur Henderson Llp
Storage Computer Corp.
LandOfFree
High-speed, high-capacity, fault-tolerant, error-correcting... does not yet have a rating. At this time, there are no reviews or comments for this patent.
If you have personal experience with High-speed, high-capacity, fault-tolerant, error-correcting..., we encourage you to share that experience with our LandOfFree.com community. Your opinion is very important and High-speed, high-capacity, fault-tolerant, error-correcting... will most certainly appreciate the feedback.
Profile ID: LFCA-PAI-O-2070875