High speed self-adjusting clock recovery circuit with...

H - Electricity – 03 – D

Patent

Rate now

  [ 0.00 ] – not rated yet Voters 0   Comments 0

Details

H03D 3/18 (2006.01) H03D 3/24 (2006.01) H04L 7/027 (2006.01)

Patent

CA 2171734

A clock recovery circuit based upon an early-late gate approach is applied to high speed serial communication links using NRZ data. The circuit has no systematic phase offset and therefore requires no external phase adjustment circuits or mechanism. The circuit is used in high speed integrated receivers for applications including fiber optics, disk-drive read/write electronics, mobile communications and high rate twisted pair data transmission in multimedia systems. Quadrature samples (50) are obtained and held which follow the shape of the NRZ data transition as a function of phase offset. The data signal is passed through the limiter (52) giving rise to a sawtooth shaped phase error signal. A derivative of the error function is taken to provide a frequency error signal to provide for frequency detection and assistance in frequency acquisition of the phase lock loop circuit (54, 58, and 60) generating the recovered clock signal (Clock) from a variably controlled oscillator (60).

Un circuit d'extraction de signal d'horloge fonctionnant selon le principe de la porte à anticipation-retard est appliqué à des liaisons de télécommunications série rapides au moyen de données de non retour à zéro (NRZ). Le circuit n'a pas de déphasage systématique et n'a donc pas besoin de circuits ou mécanismes externes de rephasage. Le circuit est utilisé dans des récepteurs intégrés haute vitesse pour des applications telles que les fibres optiques, les logiques lecture/écriture de mémoire à disques, les systèmes de communications mobiles et la transmission haute vitesse de données par paires torsadées dans des systèmes multimédia. On obtient et on conserve des échantillons en quadrature (50) qui prennent un profil de la transition de données NRZ en fonction du déphasage. Le passage du signal de données dans le limiteur (52) génère un signal d'erreur de phase en dents de scie. La dérivée de la fonction d'erreur extraite produit un signal d'erreur de fréquence permettant la détection de fréquence et l'assistance à l'acquisition de fréquence du circuit à boucle à verrouillage de phase (54, 58 et 60) générant le signal d'horloge extrait (Synchro) à partir d'un oscillateur à commande variable (60).

LandOfFree

Say what you really think

Search LandOfFree.com for Canadian inventors and patents. Rate them and share your experience with other people.

Rating

High speed self-adjusting clock recovery circuit with... does not yet have a rating. At this time, there are no reviews or comments for this patent.

If you have personal experience with High speed self-adjusting clock recovery circuit with..., we encourage you to share that experience with our LandOfFree.com community. Your opinion is very important and High speed self-adjusting clock recovery circuit with... will most certainly appreciate the feedback.

Rate now

     

Profile ID: LFCA-PAI-O-1700185

  Search
All data on this website is collected from public sources. Our data reflects the most accurate information available at the time of publication.