H - Electricity – 01 – L
Patent
H - Electricity
01
L
H01L 29/41 (2006.01) H01L 29/06 (2006.01) H01L 29/08 (2006.01) H01L 29/417 (2006.01) H01L 29/423 (2006.01) H01L 29/786 (2006.01)
Patent
CA 2350596
A semiconductor device, in accordance with the present invention, includes a source region and a drain region disposed on opposite sides of a gate structure. A first conductive region is disposed over and is electrically connected to the source region and a second conductive region disposed over and electrically connecting to the drain region, the first and second conductive regions disposed on opposite sides of the gate structure. The first conductive region has a narrow end portion on a first side and gradually widens to a wide end portion on a second side. Also, the second conductive region has a narrow end portion on the second side and gradually widens to a wide end portion on the first side, the gradual widening for increasing cross sectional areas of the conductive regions in accordance with an increase in a magnitude of current flow. The current flow is generated by activation of the gate structure.
L'invention concerne un dispositif semi-conducteur comprenant une région source et une région de drain disposées sur les côtés opposés d'une structure de grille. Une première région conductrice est située au-dessus de la région source à laquelle elle est connectée électriquement; une seconde région conductrice est située au-dessus de la région de drain à laquelle elle est connectée électriquement, la première et la seconde région conductrices étant placées sur les côtés opposés de la structure de grille. La première région conductrice, qui comporte une extrémité étroite sur un premier côté, s'élargit progressivement vers une extrémité large sur un second côté. La seconde région conductrice, qui comporte une extrémité étroite sur le second côté, s'élargit progressivement vers une extrémité large sur le premier côté, l'élargissement progressif permettant d'augmenter les sections des régions conductrices en fonction de l'augmentation de l'intensité du courant. Le courant est généré par activation de la structure de grille.
Mckitterick John Burt
Tsang Joseph Cheung-Sang
Alliedsignal Inc.
Gowling Lafleur Henderson Llp
LandOfFree
High temperature transistor with reduced risk of... does not yet have a rating. At this time, there are no reviews or comments for this patent.
If you have personal experience with High temperature transistor with reduced risk of..., we encourage you to share that experience with our LandOfFree.com community. Your opinion is very important and High temperature transistor with reduced risk of... will most certainly appreciate the feedback.
Profile ID: LFCA-PAI-O-1990698