Hybrid analog-to-digital converter for low power...

H - Electricity – 03 – M

Patent

Rate now

  [ 0.00 ] – not rated yet Voters 0   Comments 0

Details

H03M 1/46 (2006.01) A61N 1/37 (2006.01) H03M 1/00 (2006.01) H03M 1/20 (2006.01) H03M 1/56 (2006.01)

Patent

CA 2215807

A method and apparatus is disclosed for use in an implantable device that includes an analog-to-digital converter (ADC) for converting electrograms (such as EKG signals) into digital codes that can be stored in memory. The ADC constructed according to the present invention is capable of achieving considerable power savings by minimizing the number of clock cycles required to determine the correct digital code for a particular sample point on the electrogram signal, thus making it possible to turn off some or all of the ADC logic during idle periods. The ADC includes prediction logic that provides a starting point for subsequent searching for the correct digital code value. The prediction logic receives recent code conversions values which it uses to predict the current digital code value. This predicted digital code is converted to an analog value and compared with the actual electrogram voltage to determine if the prediction is above or below the correct code representation. Next, the ADC adds (or subtracts) a constant value (C) to (or from) the predicted code and compares the result to the actual electrogram voltage. If the ADC determines that the predicted value is within the constant value (C) of the correct digital code, then the ADC counts in the proper direction (determined by the first comparison) until the comparator changes output state, indicating that the correct code is found. If the ADC determines that the predicted value is not within the constant value (C) of the correct digital code, then the successive approximation logic is enabled and used to find the correct code. By selecting the constant value (C) to be approximately equal to the number of clock cycles required for the successive approximation circuitry to determine the correct code, the present invention, on average, can determine the correct code significantly faster than can be obtained using only successive approximation logic.

L'invention concerne un procédé et un appareil pour un dispositif implantable comprenant un convertisseur analogique/numérique pour convertir des électrogrammes (comme par exemple des électrocardiogrammes) en codes numériques qui peuvent être enregistrés dans une mémoire. Le convertisseur A/N réalisé selon la présente invention permet d'économiser considérablement l'énergie en minimisant le nombre de cycles d'horloge requis pour déterminer le code numérique correct pour un point d'échantillonnage particulier sur un signal d'un électrogramme, ce qui permet de couper une partie ou la totalité des logiques du convertisseur A/N durant les périodes d'inactivité. Le convertisseur A/N comporte une logique de prédiction qui fournit un point de départ pour la recherche subséquente de la valeur du code numérique correct. La logique de prédiction reçoit des valeurs de conversion de codes récents qu'elle utilise pour prédire la valeur du code numérique en cours. Le code numérique prédit est converti en une valeur analogique et comparé avec une tension réelle d'un électrogramme pour déterminer si la prédiction est au-dessus ou en dessous de la représentation correcte du code. Ensuite, le convertisseur A/N ajoute (ou soustrait) une valeur constante (C) au (ou du) code prédit et compare le résultat à la tension réelle de l'électrogramme. Quand le convertisseur A/N détermine que la valeur prédite est dans les limites de la valeur constante (C) du code numérique correct, il effectue le comptage dans la propre direction correcte (déterminée par la première comparaison) jusqu'à ce que le comparateur change son état de sortie, pour indiquer que le code correct est trouvé. Quand le convertisseur A/N détermine que la valeur prédite n'est pas dans les limites de la valeur constante correcte (C) du code numérique correct, la logique d'approximations successives est validée et utilisée pour trouver le code correct. La valeur constante (C) étant choisie de sorte qu'elle soit à peu près égale au nombre de cycles d'horloge nécessaires au circuit d'approximations successives pour déterminer le code correct, la présente invention permet, en moyenne, de déterminer le code correct nettement plus rapidement que cela n'était possible avec une logique d'approximations successives uniquement.

LandOfFree

Say what you really think

Search LandOfFree.com for Canadian inventors and patents. Rate them and share your experience with other people.

Rating

Hybrid analog-to-digital converter for low power... does not yet have a rating. At this time, there are no reviews or comments for this patent.

If you have personal experience with Hybrid analog-to-digital converter for low power..., we encourage you to share that experience with our LandOfFree.com community. Your opinion is very important and Hybrid analog-to-digital converter for low power... will most certainly appreciate the feedback.

Rate now

     

Profile ID: LFCA-PAI-O-1718871

  Search
All data on this website is collected from public sources. Our data reflects the most accurate information available at the time of publication.