G - Physics – 06 – F
Patent
G - Physics
06
F
G06F 17/50 (2006.01) G06F 19/00 (2006.01)
Patent
CA 2581451
Computer-aided design (CAD) tools are used to perform the integrated design, verification and layout of electrical and optical components in a monolithic, silicon-~based electro-optic chip. Separate top-level behavioral logic designs are prepared for the three different types of elements included within the final, silicon-based monolithic structure: (1) digital electronic integrated circuit elements; (2) analog/mixed signal electronic integrated circuit elements; and (3) opto-electronic elements (including passive and active optical elements). Once the behavioral logic design is completed, the results are combined and co-simulated. A physical layout design is developed and verified for each different type of element in the circuit. The separate physical layouts are then co-verified, to assess the properties of the overall physical design. The results of the co-simulation are compared to the results of the co-verification, with alterations made in the logic design and/or the physical layout until the desired operating parameters are obtained. Once the desired results are generated, conventional wafer-level fabrication operations are then considered to provide a final product (~tape out~).
Selon l'invention, des outils de conception assistée par ordinateur (CAO) sont utilisés pour réaliser la conception, la vérification et l'implantation intégrées de composants électriques et optiques dans une puce optoélectroniques monolithiques à base de silicium. Des conceptions logiques comportementales séparées de haut niveau sont préparées pour les trois différents types d'éléments inclus dans la structure monolithique finale à base de silicium : (1) des éléments électroniques numériques de circuit intégré ; (2) des éléments électroniques de circuit intégré à signal analogique/mixte ; et (3) des éléments optoélectroniques (comprenant des éléments optiques passifs et actifs). Une fois que la conception logique comportementale est terminée, les résultats sont combinés et co-simulés. Une conception de disposition physique est développée et vérifiée pour chaque type d'élément du circuit. Les dispositions physiques séparées sont ensuite co-vérifiées afin d'évaluer les propriétés de la conception physique générale. Les résultats de la co-simulation sont comparés aux résultats de la co-vérification et des modifications sont apportées à la conception logique et/ou à la disposition physique jusqu'à ce les paramètres de fonctionnement voulus soient obtenus. Une fois que les résultats souhaités sont générés, les opérations classiques de fabrication au niveau de la plaquette sont ensuite considérés afin d'obtenir un produit final ( enregistrement ).
Dama Bipin
Gothoskar Prakash
Mosinskis Paulius
Pathak Soham
Shastri Kalpendu
Borden Ladner Gervais Llp
Sioptical Inc.
LandOfFree
Integrated approach for design, simulation and verification... does not yet have a rating. At this time, there are no reviews or comments for this patent.
If you have personal experience with Integrated approach for design, simulation and verification..., we encourage you to share that experience with our LandOfFree.com community. Your opinion is very important and Integrated approach for design, simulation and verification... will most certainly appreciate the feedback.
Profile ID: LFCA-PAI-O-1855587