H - Electricity – 04 – L
Patent
H - Electricity
04
L
H04L 12/413 (2006.01) G06F 13/40 (2006.01) G06F 13/42 (2006.01) H04L 12/40 (2006.01)
Patent
CA 2266029
A low power reduced size serial device protocol translator including a slave controller (26) and detection circuit (27, 28) for detecting start and stop conditions on serial data (10) (SDA) and serial clock (11) (SCL) lines in a serial communication system is described. The start and stop condition detector includes two flip-flops (27, 28); which are only enabled and clocked when either a start or stop condition is occurring. A master device resides on a first printed circuit board (PCB) and communicates with slave devices on a second PCB having more than one type of serial communication protocol. The translator resides on the same PCB as the slave devices thus requiring that only the serial buses corresponding to the master device protocol type to be physically coupled across the two PCB's interconnection interface.
La présente invention décrit un traducteur de protocole utilisant un dispositif série à faible consommation d'énergie et de taille réduite incluant un contrôleur asservi (26) et un circuit de détection (27, 28) pour détecter les conditions début et fin sur les lignes de données série (SDA) (10) et d'horloge série (SCL) (11) dans un système de communication série. Le détecteur des conditions début et fin comporte deux bascules (27, 28), l'une (27) émettant un signal (29) lorsqu'une condition début est détectée sur les lignes SDA et SCL (10, 11) et l'autre (30) indiquant l'occurrence d'une condition fin. Chacune des bascules (27, 28) a ses entrées de données couplées à un niveau haut de logique et sa validation d'entrées couplée à la ligne de l'horloge série (11). La première bascule (27) qui indique la condition début a son entrée d'horloge couplée à l'inverse du signal de données série et la seconde bascule qui indique la condition fin a son entrée d'horloge couplée directement avec le signal des données série. En conséquence, la première et la seconde bascule (27, 28) ne font l'objet d'une validation et d'un signal d'horloge que si une condition début ou une condition fin se produit. Il en résulte un système de détection par contrôleur asservi présentant un niveau de consommation électrique extrêmement bas. Le traducteur de la présente invention traduit les signaux série entre les dispositifs asservis et maîtres possédant des types de protocole différents. Le traducteur utilise des signaux de sous-protocole incluant l'information de longueur correspondant au nombre de bits de données transmis au dispositif asservi. Le traducteur utilise l'information de longueur pour activer la porte des données série du dispositif maître vers le dispositif asservi. Le traducteur permet une réduction des interconnexions physiques dans un système maître/asservi dans lequel les dispositifs maîtres résident dans une première carte de circuit imprimé (PCB), et communique avec les dispositifs asservis implantés dans une seconde carte PCB possédant plus d'un type de protocole de communication série. Dans cette structure, le traducteur réside sur la même carte PCB que les dispositifs asservis et réclame que seuls les bus série correspondant au type de protocole du dispositif maître soient couplés physiquement via l'interface d'interconnexion des deux cartes PCB.
Dutkiewicz Marek
Li Henry
Blake Cassels & Graydon Llp
Sierra Wireless Inc.
LandOfFree
Low power serial protocol translator for use in... does not yet have a rating. At this time, there are no reviews or comments for this patent.
If you have personal experience with Low power serial protocol translator for use in..., we encourage you to share that experience with our LandOfFree.com community. Your opinion is very important and Low power serial protocol translator for use in... will most certainly appreciate the feedback.
Profile ID: LFCA-PAI-O-1606596