H - Electricity – 04 – B
Patent
H - Electricity
04
B
H04B 1/18 (2006.01) H04L 7/04 (2006.01) H04L 12/56 (2006.01) H04L 25/06 (2006.01) H04L 27/06 (2006.01)
Patent
CA 2221958
A method for reducing the effects of transients on the DC off-set tracking stage and the symbol timing recovery stage in a full duplex or half duplex packet switched data communication system in which transients occur in the receiver portion of the subscriber when the transmitter portion of a subscriber is keyed ON and OFF is described. The method is dynamically implemented such that the DC tracking stage and the symbol timing recovery stage are set in a first "distortion ready" mode during the time that the transmitter is keyed on and off and is set back to a second "normal" mode after the transmission event is over. In the "distortion ready" mode, the symbol timing recovery stage is set in a "freeze" state such that it makes no further timing adjustments to a decision clock that it generates and the DC off-set recovery stage is set to a wide bandwidth mode such that it does not track large variations in the DC off-set and amplitude in the received signal. As a result, the Tx/on and Tx/off transients do not upset the decision clock synchronization with the forward channel data stream and the DC off-set tracking stage remains stable.
L'invention concerne un procédé visant à réduire les effets des transitoires sur l'étage de poursuite pour décalage en courant continu et l'étage d'extraction de la synchronisation des symboles, dans un système de transmission de données à commutation par paquets en duplex intégral ou en semi-duplex, à l'intérieur duquel la partie réception chez l'abonné fait l'objet de transitoires lorsque la partie emission chez cet abonné est FERMEE et OUVERTE. On utilise ce procédé de manière dynamique de sorte que l'étage de poursuite en courant continu et l'étage d'extraction de la synchronisation des symboles passent dans un premier mode "prêt à la distorsion" pendant la période où l'émetteur est fermé et ouvert, et de sorte qu'ils reviennent à un second mode "normal" après la transmission. Dans le mode "prêt à la distorsion", l'étage d'extraction de la synchronisation des symboles est mis à l'état "maintenu", ce qui bloque toute adaption de synchronisation supplémentaire par rapport au rythme d'horloge de décision inhérent à l'étage et, par ailleurs, l'étage d'extraction pour décalage en courant continu passe dans un mode à grande largeur de bande, ce qui évite la poursuite des variations importantes dans l'amplitude et le décalage en courant continu à la réception des signaux. En conséquence, les transitoires à l'émission (fermée et ouverte) ne perturbent pas la synchronisation du rythme d'horloge de décision avec le flux de données sur la voie d'aller, et l'étage de poursuite pour décalage en courant continu reste stable.
Dutkiewicz Marek Karol
Houghton Philip John
Blake Cassels & Graydon Llp
Sierra Wireless Inc.
LandOfFree
Method for reducing the effect of demodulator transients on... does not yet have a rating. At this time, there are no reviews or comments for this patent.
If you have personal experience with Method for reducing the effect of demodulator transients on..., we encourage you to share that experience with our LandOfFree.com community. Your opinion is very important and Method for reducing the effect of demodulator transients on... will most certainly appreciate the feedback.
Profile ID: LFCA-PAI-O-1702804