H - Electricity – 01 – L
Patent
H - Electricity
01
L
H01L 29/788 (2006.01) H01L 21/336 (2006.01) H01L 23/66 (2006.01) H01L 27/02 (2006.01) H01L 29/10 (2006.01) H01L 29/423 (2006.01) H01L 29/68 (2006.01) H01L 29/78 (2006.01) H01L 29/06 (2006.01)
Patent
CA 2073966
In one embodiment, a vertical MOSFET is formed having a lower gate portion (124) overlying the channel region of the MOSFET and separated from the channel region by a thin gate oxide layer (90). An upper gate portion (120) is formed overlying the drain of the MOSFET and separated from the drain by a relatively thick oxide layer (86). In this particular embodiment, since the dielectric thickness between the upper gate portion (120) and the drain (82) is relatively large, the MOSFET exhibits a lower gate-drain capacitance (CGD) value, while the threshold voltage of the MOSFET remains relatively unchanged. The upper gate portion (120) may be electrically connected to the lower gate portion (124) or may be electrically isolated from the lower gate portion (124). A preferred method of forming the resulting MOSFET having this lowered CGD allows the source (92) and body regions (88) to be precisely aligned with the drain edge of the lower gate portion (124).
Selon une réalisation, on obtient une structure verticale de transistor à effet de champ de technologie MOS (MOSFET) possédant une partie inférieure de grille (124) recouvrant la partie du canal du MOSFET séparée de celui-ci par une mince couche d'oxyde de grille (90). On réalise une partie supérieure de grille (120) recouvrant le drain du MOSFET et séparée de celui-ci par une couche d'oxyde (86) relativement épaisse. Selon cette réalisation particulière, bien que l'épaisseur du diélectrique entre la partie supérieure de grille (120) et le drain (82) soit relativement forte, le MOSFET présente une valeur de capacitance grille-drain (CGD) réduite, tandis que la tension de seuil du MOSFET reste pratiquement inchangée. La partie supérieure de grille (120) peut être reliée électriquement à la partie inférieure de grille (124) ou peut en être électriquement isolée. Une méthode de réalisation préférée du MOSFET résultant possédant cette CGD réduite permet l'alignement précis de la source (92) et des régions du corps (88) avec le bord du drain de la partie inférieure de grille (124).
Gowling Lafleur Henderson Llp
Quigg Fred L.
LandOfFree
Mosfet structure having reduced gate capacitance and method... does not yet have a rating. At this time, there are no reviews or comments for this patent.
If you have personal experience with Mosfet structure having reduced gate capacitance and method..., we encourage you to share that experience with our LandOfFree.com community. Your opinion is very important and Mosfet structure having reduced gate capacitance and method... will most certainly appreciate the feedback.
Profile ID: LFCA-PAI-O-2057659