H - Electricity – 03 – H
Patent
H - Electricity
03
H
H03H 17/02 (2006.01) H03H 17/06 (2006.01)
Patent
CA 2339799
Digital filtering is performed by receiving an L-bit block of 1-bit data samples, wherein L is greater than 1, and using the L-bit block of 1-bit data samples to select a corresponding one of 2L filter ouptut values. Selection may be accomplished by using each of the L 1-bit data samples to determine a product value by alternatively selecting a corresponding filter coefficient or a negation of the filter coefficient, and then generating the corresponding one of the 2L filter output values by adding together the L product values. Alternatively, part or all of the L-bit block of 1-bit data samples may be used to address one or more memory structures having stored therein corresponding filter output values. When more than one memory structure is used, the outputs from the memories are added together to generate the filter result. In another aspect, a shift register and latch arrangement decimate the serially received 1-bit data samples, thereby allowing the filter result to be generated at the decimated rate.
Le filtrage numérique s'effectue par la réception d'un bloc à L-binaires d'échantillons de données à un binaire, L étant supérieur à 1, et au moyen dudit bloc à L binaires d'échantillons à 1 binaire pour la sélection d'une valeur de sortie de filtre 2?L¿. La sélection peut s'effectuer au moyen de chaque échantillon de L données à un binaire pour la détermination d'une valeur de produit par la sélection alternée d'un coefficient de filtrage ou d'une négation du coefficient de filtrage, et par la génération de la valeur de sortie de filtre 2?L¿ par l'addition entre elles des valeurs de produits L. Il est également possible d'utiliser une partie ou l'intégralité du bloc à L binaires des échantillons de données à 1 binaire, pour l'adressage d'une ou plusieurs structures de mémoire dans lesquelles les valeurs de sortie de filtre sont mémorisées. Lorsque plus d'une structure de mémoire est utilisée, les sorties des mémoires sont additionnées les unes aux autres de manière que le résultat de filtre soit généré. Selon un autre aspect de l'invention, un registre à décalage et un dispositif de verrou déciment les échantillons de données à 1 binaire reçues en série, ce qui permet la génération du résultat de filtre à la vitesse décimée.
Marks & Clerk
Telefonaktiebolaget Lm Ericsson
LandOfFree
Multiplierless digital filtering does not yet have a rating. At this time, there are no reviews or comments for this patent.
If you have personal experience with Multiplierless digital filtering, we encourage you to share that experience with our LandOfFree.com community. Your opinion is very important and Multiplierless digital filtering will most certainly appreciate the feedback.
Profile ID: LFCA-PAI-O-1897067