G - Physics – 06 – F
Patent
G - Physics
06
F
G06F 13/24 (2006.01)
Patent
CA 2152392
Indication and interrupt signals generated by a network adapter (3) representing asynchronous events are managed by a host system (1). The network adapter (3) comprises a first mask logic (10) for selectively disabling the indication signals from being stored in a first memory location (10a-c) by the host writing to a first mask register (10). A second mask logic which is coupled to the first memory location (l0a-c) also selectively disables the indication signals from being stored in the second memory location (10a-c) creating two levels of status information. The indication signals may also be disabled from being stored in the second memory location (10a-c) responsive to the host writing to a second mask register. The first memory location (10a-c) may be read from the host (1) in order to determine whether a network event' occurred during an interrupt service routine, while interrupt means (10) generates an interrupt signal to the host (1) responsive to the value in the second memory location (10a-c). A third level of control is provided by an internal counter which allows for automatic enabling and/or disabling of a plurality of indications and interrupts with and without explicit commands in the host driver subroutines.
Des signaux d'indication et d'interruption générés par un adaptateur de réseau et représentant des événements asynchrones sont gérés par un système central. L'adaptateur de réseau comprend une première logique de masque pour empêcher sélectivement les signaux d'indication d'être mémorisés dans une première adresse de mémoire par écriture par le système central dans un premier registre de masque. Une seconde logique de masque qui est couplée à la première adresse de mémoire empêche sélectivement les signaux d'indication d'être mémorisés dans une seconde adresse de mémoire en créant deux niveaux d'informations d'état. Les signaux d'indication peuvent également être empêchés d'être mémorisés dans la seconde adresse de mémoire en réponse à l'écriture par l'ordinateur central dans un second registre de masque. La première adresse de mémoire peut être lue par le système central afin de déterminer si un événement dans le réseau s'est produit lors d'un programme de service d'interruption, pendant que des moyens d'interruption génèrent un signal d'interruption envoyé au système central, en réponse à la valeur de la seconde adresse de mémoire. Un troisième niveau de commande est prévu à l'aide d'un compteur interne qui permet la validation et/ou invalidation automatique d'une pluralité d'indications et d'interruptions avec et sans commandes explicites dans les sous-programmes de pilotage du système central.
Emery Scott Andrew
Petersen Brian
Sherer W. Paul
3com Corporation
Gowling Lafleur Henderson Llp
LandOfFree
Network adapter with host interrupt and indication management does not yet have a rating. At this time, there are no reviews or comments for this patent.
If you have personal experience with Network adapter with host interrupt and indication management, we encourage you to share that experience with our LandOfFree.com community. Your opinion is very important and Network adapter with host interrupt and indication management will most certainly appreciate the feedback.
Profile ID: LFCA-PAI-O-1924980