H - Electricity – 03 – M
Patent
H - Electricity
03
M
H03M 3/02 (2006.01) H03H 7/12 (2006.01) H03M 1/12 (2006.01) H04B 1/10 (2006.01) H04B 15/00 (2006.01) H04L 27/34 (2006.01) H04L 27/38 (2006.01)
Patent
CA 2315758
A noise cancellation circuit and quadrature downconverter for use in conjunction with a bandpass receiver. The noise cancellation comprises at least one bandpass decimator and a summer. The output from each loop of a sigma-delta analog-to-digital converter (.SIGMA..DELTA. ADC) is provided to a respective bandpass decimator. Each bandpass decimator comprises an error cancellation filter, a bandpass filter, and a decimator. The transfer functions of the error cancellation filter and bandpass filter are convolved to provide the transfer function of the bandpass decimator. The filtered signal is then decimated by N. The decimation by N can be incorporated within the bandpass decimator such that the bandpass decimator operates at 1/N of the frequency of the ADC sampling clock. The signals from all bandpass decimators are summed together and the resultant IF samples are provided to two multipliers which downconvert the IF samples to I and Q baseband samples with an inphase and a quadrature sinusoid, respectively. The baseband samples are lowpass filtered to further remove quantization noise and undesirable signals. The center frequency of the analog input signal, the ADC sampling clock, and the decimation by N can be selected such that an image of the input signal appears at 0.25f s, where f s is the sample rate of the decimated samples.
L'invention concerne un circuit éliminateur de bruit et un abaisseur de fréquence en quadrature utilisés conjointement avec un récepteur passe-bande. Le circuit éliminateur de bruit comporte au moins un décimateur passe-bande et un additionneur. Le signal de sortie provenant de chaque boucle d'un convertisseur analogique-numérique sigma-delta ( SIGMA DELTA ADC) est fourni à un décimateur passe-bande respectif. Chaque décimateur passe-bande comprend un filtre éliminateur d'erreur, un filtre passe-bande, et un décimateur. Les fonctions de transfert du filtre éliminateur d'erreur et du filtre passe-bande sont convolutionnées pour assurer la fonction de transfert du décimateur passe-bande. Le signal filtré est ensuite décimé par N. La décimation par N peut être intégrée au sein du décimateur passe-bande de sorte que ce dernier fonctionne à 1/N de la fréquence de l'horloge d'échantillonnage du convertisseur analogique-numérique. Les signaux émanant de tous les décimateurs passe-bande sont additionnés et les échantillons FI résultants sont transmis à deux multiplicateurs qui abaissent respectivement la fréquence des échantillons FI pour donner des échantillons de bande de base I et Q présentant une sinusoïde en phase et une sinusoïde en quadrature. Les échantillons de bande de base subissent un filtrage dans un filtre passe-bas en vue d'assurer une élimination supplémentaire du bruit de quantification et des signaux parasites. La fréquence médiane du signal d'entrée analogique, de l'horloge d'échantillonnage du convertisseur analogique-numérique, et de la décimation par N peut être sélectionnée de sorte qu'une image du signal d'entrée apparaisse à 0,25 fs, où fs est la fréquence d'échantillonnage des échantillons décimés.
Qualcomm Incorporated
Smart & Biggar
LandOfFree
Noise cancellation circuit and quadrature downconverter does not yet have a rating. At this time, there are no reviews or comments for this patent.
If you have personal experience with Noise cancellation circuit and quadrature downconverter, we encourage you to share that experience with our LandOfFree.com community. Your opinion is very important and Noise cancellation circuit and quadrature downconverter will most certainly appreciate the feedback.
Profile ID: LFCA-PAI-O-2071019