Phase/frequency detector for dejitter applications

H - Electricity – 03 – D

Patent

Rate now

  [ 0.00 ] – not rated yet Voters 0   Comments 0

Details

H03D 3/24 (2006.01) H03L 7/085 (2006.01) H04J 3/06 (2006.01)

Patent

CA 2387129

A phase/frequency detector includes two D-Q flip-flops (102, 104), an OR gate (106), and an exclusive NOR (XNOR) gate (108). The phase/frequency detector is used in conjunction with a clock dejitter PLL where the underflow and overflow flags from a FIFO are coupled to the inputs of the OR gate and the Q outputs of the flip-flops are coupled to the inputs of the XNOR gate. When the phase is locked, the output of the XNOR has a 50 % duty cycle which causes the voltage across the filter to remain constant which maintains a steady VCXO output frequency. The FIFO will either underflow or overflow if the recovered clock and the VCXO run at different speeds. In this case, the flip-flops generate correction pulses that will drive the PLL filter voltage to the point where the VCXO is running at the correct frequency.

La présente invention concerne un détecteur de phase/fréquence qui comprend deux bascules D-Q, une porte de disjonction exclusive OU, et une porte de disjonction exclusive NI. On utilise ce détecteur de phase/fréquence avec un suppresseur de gigue à boucle à phase asservie dans lequel les indicateurs de soupassement et de dépassement de capacité d'une file d'attente FIFO sont couplés aux entrées de la porte de disjonction exclusive NI. La sortie Qb de chaque bascule est couplée à l'entrée D de la bascule respective. Le signal d'horloge récupéré est couplé à l'entrée horloge de la première bascule et la sortie de l'oscillateur à quartz commandé en tension (VCXO) est couplée à l'entrée horloge de la seconde bascule. L'entrée de positionnement de la première bascule est couplée à l'indicateur de dépassement de capacité et l'entrée de restauration de la première bascule est couplée à l'indicateur de soupassement de capacité. L'entrée de positionnement de la seconde bascule est couplée à la sortie de la porte OU et la sortie de la porte NI passe dans le filtre destiné à l'entrée du VCXO. Lorsque la phase est verrouillée, la sortie de la porte NI possède un cycle de travail de 50 %, ce qui a pour effet de maintenir constante la tension dans le filtre et par là même de maintenir une fréquence de sortie du VCXO stable. La file d'attente FIFO sera soit en soupassement de capacité, soit en dépassement de capacité si le signal d'horloge récupéré et le VCXO fonctionnent à des vitesses différentes. Dans ce cas, les bascules génèrent des impulsions de correction qui conduisent la tension du filtre à boucle à phase asservie au niveau à laquelle le VCXO fonctionne à la bonne fréquence.

LandOfFree

Say what you really think

Search LandOfFree.com for Canadian inventors and patents. Rate them and share your experience with other people.

Rating

Phase/frequency detector for dejitter applications does not yet have a rating. At this time, there are no reviews or comments for this patent.

If you have personal experience with Phase/frequency detector for dejitter applications, we encourage you to share that experience with our LandOfFree.com community. Your opinion is very important and Phase/frequency detector for dejitter applications will most certainly appreciate the feedback.

Rate now

     

Profile ID: LFCA-PAI-O-1365524

  Search
All data on this website is collected from public sources. Our data reflects the most accurate information available at the time of publication.