Processor device for terminating and creating synchronous...

H - Electricity – 04 – L

Patent

Rate now

  [ 0.00 ] – not rated yet Voters 0   Comments 0

Details

H04L 29/02 (2006.01) H04J 3/16 (2006.01) H04L 12/26 (2006.01) H04Q 3/52 (2006.01) H04Q 11/04 (2006.01)

Patent

CA 2217529

In the inbound direction, a tributary processor (32) includes an SPE encoder/decoder for extracting a synchronous payload envelope (SPE) from an STS-1P signal. A path terminator (62) may extract DS3 signals or a matrix payload envelope (MPE) from the STS-1P SPE. A DS1/DS3 extractor (68) generates DS1 signals from either the DS3 or MPE signals. An MPE mapper (70) creates MPE signals from the DS1 signals. A wideband stage interface (74) converts the MPE signals into matrix transport format (MTF) signals for cross-connection in a wideband center stage matrix (22). In the outbound direction, the wideband stage interface (74) receives MTF signals from the wideband center stage matrix (22) and generates MPE signals therefrom. The MPE signals are sent through the MPE mapper (70) in order to extract DS1 signals. The DS1 signals are converted to DS3 signals or another MPE mapping by the DS1/DS3 extractor (68). The path terminator receives DS3 or MPE signals for conversion into an STS-1P SPE. The SPE encoder/decoder creates the STS-1P signals from the STS-1P SPE for transmission to the appropriate interfaced subsystem or network.

Dans la direction d'arrivée, un processeur tributaire (32) comporte un codeur-décodeur d'enveloppe de charge utile synchrone servant à extraire une enveloppe de charge utile synchrone d'un signal STS-1P. Une terminaison de trajet (62) peut extraire des signaux DS3 ou une enveloppe de charge utile matricielle de l'enveloppe de charge utile synchrone STS-1P. Un extracteur (68) DS1/DS3 génère des signaux DS1 soit à partir des signaux DS3, soit à partir des signaux d'enveloppe de charge utile matricielle. Un dispositif de cartographie (70) d'enveloppe de charge utile matricielle crée des signaux d'enveloppe de charge utile matricielle à partir de signaux DS1. Une interface (74) de phase à large bande convertit les signaux d'enveloppe de charge utile matricielle en des signaux de format de transport matriciel pour interconnexion dans une matrice (22) à large bande de phase centrale. Dans la direction extérieure, l'interface (74) de phase à large bande reçoit des signaux de format de transport matriciel provenant de la matrice (22) à large bande de phase centrale, à partir desquels elle génère des signaux d'enveloppe de charge utile matricielle. Ces derniers sont envoyés dans le dispositif de cartographie (70) d'enveloppe de charge utile matricielle afin d'extraire des signaux DS1. Ceux-ci sont convertis en signaux DS3 ou en une autre cartographie d'enveloppe de charge utile matricielle par l'extracteur (68) DS1/DS3. La terminaison de trajet reçoit des signaux DS3 ou d'enveloppe de charge utile matricielle destinés à être convertis en une enveloppe de charge utile synchrone STS-1P. Le codeur-décodeur d'enveloppe de charge utile synchrone crée les signaux STS-1P à partir de l'enveloppe de charge utile synchrone STS-1P pour qu'ils soient transmis au sous-système ou au réseau à interface appropriés.

LandOfFree

Say what you really think

Search LandOfFree.com for Canadian inventors and patents. Rate them and share your experience with other people.

Rating

Processor device for terminating and creating synchronous... does not yet have a rating. At this time, there are no reviews or comments for this patent.

If you have personal experience with Processor device for terminating and creating synchronous..., we encourage you to share that experience with our LandOfFree.com community. Your opinion is very important and Processor device for terminating and creating synchronous... will most certainly appreciate the feedback.

Rate now

     

Profile ID: LFCA-PAI-O-1505288

  Search
All data on this website is collected from public sources. Our data reflects the most accurate information available at the time of publication.