G - Physics – 06 – F
Patent
G - Physics
06
F
G06F 15/16 (2006.01) G06F 9/48 (2006.01)
Patent
CA 2123447
An interrupt subsystem within a data processing system is scalable from low-end uni-processor systems to high-end multi-processor (MP) systems. This interrupt subsystem provides for queueing of interrupts from many sources, and for queueing of interrupts to the best processor in a multi-processor system. The external interrupt mechanism is separated into two layers, an interrupt routing layer and an interrupt presentation layer. The interrupt routing layer routes the interrupt conditions to the appropriate instance of an interrupt management area within the interrupt presentation layer. The interrupt presentation layer communicates the interrupt source to the system software which is to service/process the interrupt. By providing two layers within the interrupt subsystem, application or system software can be written which is independent from the types or sources of interrupts. The interrupt routing layer hides the details of a particular hardware implementation from the software. The interrupt presentation layer interfaces to the system and/or application software, and provides hardware independent functionality.
L'invention est un sous-système d'interruption incorporé à un système de traitement de données qui peut être configuré de multiples façons, allant des systèmes bas de gamme à processeur unique jusqu'aux systèmes multiprocesseur haut de gamme. Ce système d'interruption met en file d'attente les interruptions provenant de plusieurs sources, ainsi que les interruptions destinées au processeur optimal d'un système multiprocesseur. Le mécanisme d'interruption externe est séparé en deux couches, une couche d'acheminement des interruptions et une couche de présentation des interruptions. La couche d'acheminement des interruptions achemine les conditions d'interruption à l'entité appropriée d'une zone de gestion d'interruptions dans la couche de présentation des interruptions. Celle-ci transmet la source d'interruption au logiciel système qui doit prendre en charge ou traiter l'interruption. En utilisant deux couches dans le sous-système d'interruption, on peut élaborer un logiciel d'application ou un logiciel système qui est indépendant du type ou de la source d'une interruption. La couche d'acheminement des interruptions dissimule au logiciel la structure détaillée du matériel. La couche de présentation des interruptions est interfacée avec le logiciel système et/ou le logiciel d'application et réalise une fonctionnalité qui est indépendante du matériel.
Arndt Richard L.
Nicholson James O.
Silha Edward J.
Thurber Steven M.
Youngs Amy M.
International Business Machines Corporation
Rosen Arnold
LandOfFree
Scalable system interrupt structure for a multiprocessing... does not yet have a rating. At this time, there are no reviews or comments for this patent.
If you have personal experience with Scalable system interrupt structure for a multiprocessing..., we encourage you to share that experience with our LandOfFree.com community. Your opinion is very important and Scalable system interrupt structure for a multiprocessing... will most certainly appreciate the feedback.
Profile ID: LFCA-PAI-O-1386599