Serial bus interface and method for serially interconnecting...

G - Physics – 06 – F

Patent

Rate now

  [ 0.00 ] – not rated yet Voters 0   Comments 0

Details

G06F 13/40 (2006.01)

Patent

CA 2529132

The disclosed serial bus interface keeps most the time a driver buffer of the bus master active, except of a defined interval where a response from the slave is expected. This guarantees that a request echo of a request packet sent from the master reflected on a far non-terminated end of the slave gets terminated. The traveling time for such signal echoes can be defined by the distance in wire length between the master and the slave and/or the electrical characteristics of the transmission line. The slave can receive the request packet, add some processing time and send a response delayed by a programmable delay element. The response packet can arrive at the master after a further traveling delay. At that time, the request echo is already terminated and does no more disturb the data transmission. A programmable delay clement moves the above mentioned interval exactly to that point where a response packet arrives at the master. After such response was received, the driver buffer gets activated again while an according driver buffer on the slave side gets deactivated. Due to an active termination, a response echo gets canceled after a further round trip. During that time, any input on a receiver buffer on the slave side is ignored.

Cette invention se rapporte à une interface pour bus sériels qui maintient actif un tampon pilote du bus maître pour la plupart du temps, à l'exception d'un intervalle défini dans lequel une réponse du bus asservi est attendue. On s'assure ainsi que soit terminé l'écho de requête d'un paquet requis envoyé par le bus maître, écho qui est réfléchi sur une extrémité lointaine non terminée du bus asservi. La durée d'acheminement de ces échos de signaux peut être définie par la distance en longueur de câble de communication entre le bus maître et le bus asservi et/ou par les caractéristiques électriques de la ligne de transmission. Le bus asservi peut recevoir le paquet requis, ajouter une durée de traitement et envoyer une réponse retardée par un élément de retard programmable. Le paquet envoyé en réponse peut arriver à destination du bus maître après un retard d'acheminement ultérieur. A ce moment, l'écho de requête est déjà terminé et ne perturbe plus la transmission des données. Un élément de retard programmable déplace l'intervalle mentionné ci-dessus exactement jusqu'au point où un paquet de réponses arrive à destination du bus maître. Après réception de cette réponse, le tampon pilote est à nouveau activé, pendant qu'un tampon pilote du côté du bus asservi est désactivé. Dès lors qu'il se termine par effet actif, l'écho de réponse est supprimé après un aller-retour ultérieur. Pendant ce temps, toute entrée sur le tampon récepteur du côté du bus asservi est ignorée.

LandOfFree

Say what you really think

Search LandOfFree.com for Canadian inventors and patents. Rate them and share your experience with other people.

Rating

Serial bus interface and method for serially interconnecting... does not yet have a rating. At this time, there are no reviews or comments for this patent.

If you have personal experience with Serial bus interface and method for serially interconnecting..., we encourage you to share that experience with our LandOfFree.com community. Your opinion is very important and Serial bus interface and method for serially interconnecting... will most certainly appreciate the feedback.

Rate now

     

Profile ID: LFCA-PAI-O-1732065

  Search
All data on this website is collected from public sources. Our data reflects the most accurate information available at the time of publication.