H - Electricity – 04 – J
Patent
H - Electricity
04
J
H04J 3/02 (2006.01) H04J 3/16 (2006.01) H04Q 11/04 (2006.01)
Patent
CA 2210822
A processor (100, 500) that executes applications (99) which require access to time slots of a time-division multiplexed (TDM) communications medium (110) uses spare processing capacity and/or spare hardware of the processor to interface to the TDM medium and to implement a time-slot interchange (TSI) function in a simple and low-cost manner. The processor has a control store (104, 300, 504, 604) that stores a bit map of the time slots of the TDM medium. The bit map is either examined by the processor during each time slot (FIG. 2) to determine, or is used by external circuitry (301, 302) or spare internal circuitry (511) of the processor to generate interrupts (406) or DMA requests that indicate to the processor or to a host interface (510) of the processor, which time slots to access. The processor has a read buffer (105, 505) and a write buffer (106, 506) for effecting data transfers between the TDM medium and the applications. The applications have random access to the buffers, thereby effecting a time-slot-interchange function.
L'invention est un processeur (100, 500) qui exécute des applications (99) nécessitant d'avoir accès à des fenêtres de temps d'un support de communication à multiplexage temporel (110). Le processeur de l'invention utilise une fonction de traitement de secours et/ou un matériel de secours pour réaliser l'interfaçage avec le support à multiplexage temporel et fournir un dispositif d'échange de tranches de temps simple et peu coûteux. Ce processeur est doté d'une mémoire de contrôle (104, 300, 504, 604) utilisée pour stocker un topogramme binaire des fenêtres de temps du support à multiplexage temporel. Ce topogramme binaire est examiné par le processeur durant chaque tranche de temps (fig. 2), ou est utilisé par un circuit externe (301, 302) ou par un circuit interne de secours (511) du processeur pour produire des signaux d'interruption (406) ou des demandes d'accès direct à la mémoire indiquant au processeur ou à une interface hôte (510) du processeur à quelles tranches de temps il faut avoir accès. Le processeur utilise un tampon de lecture (105, 505) et un tampon d'écriture (106, 506) pour effectuer des transferts de données entre le support à multiplexage temporel et les applications. Celles-ci peuvent avoir directement accès aux tampons, ce qui réalise la fonction d'échange de tranches de temps.
Kirby Eades Gale Baker
Lucent Technologies Inc.
LandOfFree
Simplified interface to a time-division multiplexed... does not yet have a rating. At this time, there are no reviews or comments for this patent.
If you have personal experience with Simplified interface to a time-division multiplexed..., we encourage you to share that experience with our LandOfFree.com community. Your opinion is very important and Simplified interface to a time-division multiplexed... will most certainly appreciate the feedback.
Profile ID: LFCA-PAI-O-1947369