Systems and methods for holdover circuits in phase locked loops

H - Electricity – 03 – L

Patent

Rate now

  [ 0.00 ] – not rated yet Voters 0   Comments 0

Details

H03L 7/14 (2006.01) H04J 3/06 (2006.01) H04L 7/033 (2006.01) H04L 7/00 (2006.01)

Patent

CA 2389295

Phase locked loops are described which handle momentary break in an input communication channel. The phase locked loops provide the capability to "hold" the output clock in a communication system at or very near the last output frequency before the loss of input data. The phase locked loops according to the teachings of the present invention include a differential phase detector that receives an input signal and feedback signal and produces a different output signal. An electronic selector circuit is coupled to a differential output of the phase detector with an input that is responsive to a detected state of the input signal. An operational amplifier based loop filter circuit is provided in the phased locked loop. The electronic selector circuit provides the differential output of the phase detector at a pair of inputs to the operational amplifier. A voltage controlled oscillator is coupled to an output of the operational amplifier and provides an output frequency for the phased locked loop circuit. The electronic selector circuit is operable to control the input to the operational amplifier to hold an output frequency of the voltage controlled oscillator at a substantially constant frequency.

L'invention concerne des boucles à phase asservie qui gèrent les interruptions momentanées se produisant dans un canal de communication d'entrée. Ces boucles à phase asservie ont pour fonction de </= maintenir >/= l'horloge de sortie dans un système de communication à une fréquence correspondant à la dernière fréquence de sortie précédant la perte des données d'entrée, ou à une fréquence très proche de celle-ci. Ces boucles à phase asservie comprennent un détecteur de phase différentielle qui reçoit un signal d'entrée et un signal de rétroaction et produit un signal de sortie différentiel. Un circuit sélecteur électronique est connecté à la sortie différentielle du détecteur de phase par une entrée qui réagit à l'état détecté du signal d'entrée. La boucle à phase asservie comprend en outre un circuit de filtrage à boucle comprenant un amplificateur opérationnel. Le circuit sélecteur électronique envoie la sortie différentielle du détecteur de phase dans deux entrées de l'amplificateur opérationnel. Un oscillateur commandé en tension est connecté à une sortie de l'amplificateur opérationnel et fournit une fréquence de sortie au circuit d'asservissement de phase. Le circuit sélecteur électronique permet de commander l'entrée dans l'amplificateur opérationnel de manière à maintenir la fréquence de sortie de l'oscillateur commandé en tension à un niveau sensiblement constant.

LandOfFree

Say what you really think

Search LandOfFree.com for Canadian inventors and patents. Rate them and share your experience with other people.

Rating

Systems and methods for holdover circuits in phase locked loops does not yet have a rating. At this time, there are no reviews or comments for this patent.

If you have personal experience with Systems and methods for holdover circuits in phase locked loops, we encourage you to share that experience with our LandOfFree.com community. Your opinion is very important and Systems and methods for holdover circuits in phase locked loops will most certainly appreciate the feedback.

Rate now

     

Profile ID: LFCA-PAI-O-2006016

  Search
All data on this website is collected from public sources. Our data reflects the most accurate information available at the time of publication.