H - Electricity – 03 – M
Patent
H - Electricity
03
M
H03M 1/12 (2006.01) H03M 1/06 (2006.01) H03M 1/08 (2006.01)
Patent
CA 2655506
The invention provides a method and a module for estimating a plurality of relative channel-error dk, Gk, Ck for at least one signal Xk with respect to a reference signal X0. The signals X0 and Xk are produced by an analog-to-digital module 10 comprising parallel and time interleaved analog-to-digital converters and are received by an estimation module 20. The method is performed by said estimation module 20 and it comprises the steps of: defining Sl a function F(dk,Gk,Ck) representing a relationship between said reference signal X0 and an arbitrary signal Xk in said group of signals X0-XN-1; selecting S2 a first reference signal X0 in said group of signals X0 - XN-1. The method comprises the further steps of: selecting S3 a second signal Xk from the remaining signals X1 - XN-1 in said group; and optimizing S4 the function F{dk, Gk, Ck) so as to obtain an estimate dk, Gk, Ck of said plurality of relative channel-error dk, Gk, Ck; repeating said further steps for each remaining signal X1 - XN-1.
Procédé et module d'estimation d'une pluralité d'erreurs de canal relatives dk, Gk, Ck pour au moins un signal Xk par rapport à un signal de référence X0. Les signaux X0 et Xk sont générés par un module analogique-numérique 10 comprenant des convertisseurs analogiques-numériques parallèles à entrelacement temporel et sont reçus par un module d'estimation 20. Le procédé est mis en AEuvre par ledit module d'estimation 20 et comprend les étapes consistant à : définir Sl une fonction F(dk,Gk,Ck) représentant une relation entre ledit signal de référence X0 et un signal arbitraire Xk dans un groupe de signaux X0- XN-1 ; et sélectionner S2 un premier signal de référence X0 dans ledit groupe de signaux X0 - XN-1. Le procédé comprend les étapes supplémentaires consistant à : sélectionner S3 un deuxième signal Xk parmi les signaux restants X1 - XN-1 dans ledit groupe; optimiser S4 la fonction F(dk, Gk, Ck) afin d'obtenir une estimation dk, Gk, Ck de ladite pluralité d'erreurs de canal relatives dk, Gk, Ck; et répéter lesdites étapes supplémentaires pour chaque signal restant X1 - XN-1.
Johansson Hakan
Lowenborg Per
Gowling Lafleur Henderson Llp
Signal Processing Devices Sweden Ab
LandOfFree
Time- interleaved analog-to-digital converter system does not yet have a rating. At this time, there are no reviews or comments for this patent.
If you have personal experience with Time- interleaved analog-to-digital converter system, we encourage you to share that experience with our LandOfFree.com community. Your opinion is very important and Time- interleaved analog-to-digital converter system will most certainly appreciate the feedback.
Profile ID: LFCA-PAI-O-2072605