Two-transistor zero-power electrically-alterable...

H - Electricity – 03 – K

Patent

Rate now

  [ 0.00 ] – not rated yet Voters 0   Comments 0

Details

H03K 3/00 (2006.01) G11C 16/04 (2006.01) H01L 27/115 (2006.01) H03K 3/356 (2006.01) H03K 17/24 (2006.01) H03K 19/177 (2006.01)

Patent

CA 2198359

A two-transistor, zero-power, electrically-alterable non-volatile latch element comprises an input node, an output node, and an erase node. A P- Channel MOS transistor has a source connected to a source of first electrical potential, a drain connected to the output node, a control gate connected to the input node, and a floating gate capacitively coupled to the control gate. An N-Channel MOS transistor has a source connected to a source of second electrical potential lower than the first electrical potential, a drain connected to the output node, a control gate connected to the input node, and a floating gate capacitively coupled to the control gate and electrically connected to the floating gate of the P-Channel MOS transistor. The floating gates of the P-Channel MOS transistor and the N-Channel MOS transistor are capacitively coupled to the erase node via a tunnel dielectric.

Cet élément de verrouillage rémanent, électriquement effaçable, à deux transistors et à puissance nulle comprend un noeud d'entrée, un noeud de sortie et un noeud d'effacement. Un transistor MOS à canal P comprend une source connectée à une source d'un premier potentiel électrique, un drain connecté au noeud de sortie, une grille de commande connectée au noeud d'entrée, et une grille flottante à couplage capacitif avec la grille de commande. Un transistor MOS à canal N comprend une source connectée à une source d'un second potentiel électrique inférieur au premier, un drain connecté au noeud de sortie, une grille de commande connectée au noeud d'entrée et une grille flottante à couplage capacitif avec la grille de commande et électriquement connectée à la grille flottante du transistor MOS à canal P. Les grilles flottantes des transistors MOS à canal P et N présentent un couplage capacitif avec le noeud d'effacement par l'intermédiaire d'un diélectrique à effet tunnel.

LandOfFree

Say what you really think

Search LandOfFree.com for Canadian inventors and patents. Rate them and share your experience with other people.

Rating

Two-transistor zero-power electrically-alterable... does not yet have a rating. At this time, there are no reviews or comments for this patent.

If you have personal experience with Two-transistor zero-power electrically-alterable..., we encourage you to share that experience with our LandOfFree.com community. Your opinion is very important and Two-transistor zero-power electrically-alterable... will most certainly appreciate the feedback.

Rate now

     

Profile ID: LFCA-PAI-O-1679322

  Search
All data on this website is collected from public sources. Our data reflects the most accurate information available at the time of publication.