G - Physics – 09 – G
Patent
G - Physics
09
G
G09G 5/00 (2006.01) G09G 5/39 (2006.01) G09G 5/399 (2006.01) H04N 5/445 (2006.01)
Patent
CA 2118131
An apparatus for processing visual data is comprised of a first storage means for storing a first bit plane of visual data in a first format. A graphics controller is coupled to the first storage means by a data bus and through a storage bus. Means for receiving a second storage means for storing a second bit plane of visual data in a second format different from the first format is also provided. The receiving means is adapted to couple a second storage means to the graphics controller by a data bus and through a storage bus. Means for forming a merged pixel stream from visual data stored on the first and second storage means are also included. Means, coupled to the graphics controller are provided for displaying the merged pixel stream. In a further embodiment, an apparatus for processing visual data is comprised of a first storage means for storing a first bit plane of visual data in a first format. A graphics controller is coupled to the first storage means by a data bus and through a storage bus. A second storage means coupled to the graphics controller by a data bus and through a storage bus is provided for storing a second bit plane of visual data in a second format different from the first format. Means for forming a merged pixel stream from visual data stored on the first and second storage means are also included. Means, coupled to the graphics controller, are provided for displaying the merged pixel stream.
Un dispositif servant à traiter des données visuelles est constitué par un premier moyen de mémoire servant à mémoriser un premier plan de bits de données visuelles dans un premier format. Un élément de contrôle graphique est couplé au premier moyen de mémoire par un bus de données et par l'intermédiaire d'un bus de mémoires. L'invention décrit également un moyen servant à recevoir un deuxième moyen de mémoire servant à mémoriser un deuxième plan de bits de données visuelles dans un deuxième format différent du premier format. Le moyen de réception est conçu pour coupler un deuxième moyen de mémoire à l'élément de contrôle graphique par un bus de données et par l'intermédiaire d'un bus de mémoires. L'invention comprend également des moyens servant à constituer un train de pixels fusionnés à partir des données visuelles mémorisées par le premier et par le deuxième moyen de mémorisation. Des moyens couplés à l'élément de contrôle graphique servent à afficher le train de pixels fusionnés. Dans un autre mode de réalisation, un dispositif servant à traiter des données visuelles est constitué par un premier moyen de mémoire servant à mémoriser un premier plan de bits de données visuelles dans un premier format. Un élément de contrôle graphique est couplé au premier moyen de mémoire par un bus de bonnées et par l'intermédiaire d'un bus de mémoires. Un deuxième moyen de mémoire couplé à l'élément de contrôle graphique par un bus de données et par l'intermédiaire d'un bus de mémoires sert à mémoriser un deuxième plan de bits de données visuelles dans un deuxième format différent du premier format. L'invention comprend également des moyens servant à constituer un train de pixels fusionnés à partir des données visuelles mémorisées par le premier et par le deuxième moyen de mémoire. Des moyens couplés à l'élément de contrôle graphique servent à afficher le train de pixels fusionnés.
Intel Corporation
Mccarthy Tetrault Llp
LandOfFree
Visual frame buffer architecture does not yet have a rating. At this time, there are no reviews or comments for this patent.
If you have personal experience with Visual frame buffer architecture, we encourage you to share that experience with our LandOfFree.com community. Your opinion is very important and Visual frame buffer architecture will most certainly appreciate the feedback.
Profile ID: LFCA-PAI-O-1598576