Standing sine wave clock bus for clock distribution systems

H - Electricity – 04 – L

Patent

Rate now

  [ 0.00 ] – not rated yet Voters 0   Comments 0

Details

H04L 7/00 (2006.01) G06F 1/10 (2006.01) G06F 13/40 (2006.01) H03L 7/081 (2006.01) H04J 3/06 (2006.01)

Patent

CA 2174728

A clock phase and frequency distribution system (10) is disclosed which uses a standing sine wave and provides substantially simultaneous significant crossing instances everywhere in the system while using low power and not requiring bus termination or precise control of the transmission path characteristics (Zo). The system is particularly advantageous in high frequency applications such as digital, linear (non-branched), backplane applications, but is also applicable to other topographies such as stars, rings and meshes. The system includes a sine wave generating (20) and driving circuit (42), a clock bus (25) and clock receivers (30a...n). The clock receivers (30a...n) present a high impedence interference to the clock bus (25). The basic design considerations and parameters which limit and define performance include the maximum propagation delay between any two points in the system, the total low frequency capacitance of the system, and the Q of the system which must be high at the frequency of the standing wave in order to satisfy low power and simultaneity objectives. To overcome system length limitations, embodiments utilizing master and slaves are provided, where phase feedback is provided to the slaves. Multifrequency systems are also provided.

La présente invention concerne un système (10) de distribution de phases et de fréquences d'horloge utilisant une onde sinusoïdale stationnaire. Ce système, qui comporte dans sa totalité un nombre important de recoupements sensiblement simultanés tout en consommant peu d'énergie, ne nécessite aucun système de terminaison de bus ni aucun contrôle précis des caractéristiques (Zo) du chemin de transmission. Ce système, particulièrement avantageux pour les applications haute fréquence et notamment numériques, linéaires (non ramifiées) et de fond de panier, convient également aux topologies en étoile, en anneau ou maillées. Le système se compose d'un générateur d'onde sinusoïdale stationnaire (20) comportant une partie circuit d'excitation (42), d'un bus d'horloge (25) et de récepteurs de signaux d'horloge (30a...n). Les récepteurs de signaux d'horloge présentent une forte interférence d'impédance avec le bus d'horloge (25). Les principes de base de conception et les paramètres limitant et définissant le rendement tiennent compte d'un délai maximum de propagation entre deux points quelconques du système, de la capacitance basse fréquence totale du système, et du Q du système qui doit être élevé à la fréquence de l'onde stationnaire tout en satisfaisant aux exigences de faible consommation et de synchronisme. Pour que la longueur du système ne soit pas source de problème, certaines réalisations utilisent un dispositif maître/esclaves délivrant un retour de phase aux modules esclaves. L'invention concerne également des systèmes multifréquence.

LandOfFree

Say what you really think

Search LandOfFree.com for Canadian inventors and patents. Rate them and share your experience with other people.

Rating

Standing sine wave clock bus for clock distribution systems does not yet have a rating. At this time, there are no reviews or comments for this patent.

If you have personal experience with Standing sine wave clock bus for clock distribution systems, we encourage you to share that experience with our LandOfFree.com community. Your opinion is very important and Standing sine wave clock bus for clock distribution systems will most certainly appreciate the feedback.

Rate now

     

Profile ID: LFCA-PAI-O-1473815

  Search
All data on this website is collected from public sources. Our data reflects the most accurate information available at the time of publication.