H - Electricity – 04 – L
Patent
H - Electricity
04
L
H04L 7/02 (2006.01) H03L 7/081 (2006.01) H03L 7/087 (2006.01) H03L 7/089 (2006.01)
Patent
CA 2352224
By application of a method and a circuit for retiming a digital data signal (Din) consisting of a number of successive bits, wherein the data signal is sampled by an internal clock signal (Ckint) generated from an external clock signal (Ckref), the internal clock signal (Ckint) is phase locked to the data signal (Din) so that the latter is sampled approximately in the centre of every bit. By generating the internal clock signal from the external clock signal, and at the same time phase locking it to the dta signal, the internal clock signal will automatically adjust itself so that the data signal is sampled at the appropriate point in time, i.e. in the centre of the bit period. As a result, there are no strict requirements as to the synchronisation between the data signal and the clock signal, and an individual adjustment of the synchronisation in preceding circuits is thus avoided.
En appliquant un procédé et un circuit de réajustement du rythme d'un signal de données numériques (D¿in?) constitué d'un certain nombre de bits successifs, selon lesquels le signal de données est échantillonné par un signal d'horloge interne (Ck¿int?) généré par un signal d'horloge externe (Ck¿ref?), le signal d'horloge interne (Ck¿int?) est verrouillé en phase avec le signal de données (D¿in?) de sorte que ce dernier soit échantillonné approximativement au centre de chaque bit. En générant le signal d'horloge interne à partir du signal d'horloge externe, et en le verrouillant simultanément en phase avec le signal de données, le signal d'horloge interne se règle automatiquement tout seul pour que le signal de données soit échantillonné au moment opportun, c.a.d., au milieu de la période du bit. Ainsi, il n'existe pas d'exigences précises concernant la synchronisation entre le signal de données et le signal d'horloge, ce qui permet d'éviter les réglages individuels de la synchronisation dans les circuits précédants.
Christensen Steen Bak
Giga A/s
Mccarthy Tetrault Llp
LandOfFree
A method and a circuit for retiming a digital data signal does not yet have a rating. At this time, there are no reviews or comments for this patent.
If you have personal experience with A method and a circuit for retiming a digital data signal, we encourage you to share that experience with our LandOfFree.com community. Your opinion is very important and A method and a circuit for retiming a digital data signal will most certainly appreciate the feedback.
Profile ID: LFCA-PAI-O-1537333