Analog to digital converter calibration via synchronous...

H - Electricity – 03 – M

Patent

Rate now

  [ 0.00 ] – not rated yet Voters 0   Comments 0

Details

H03M 1/10 (2006.01)

Patent

CA 2571228

A technique for dynamically calibrating a successive approximation charge to digital converter by toggling at least some portion of the converter between two predetermined states, with the design goal of balancing the voltage and/or charge that is output in the two states. The two states are chosen such that they are expected to generate the same output voltage when the converter is in "normal" operation mode, e.g., within a fraction of the Least Significant Bit (LSB) resolution of the converter. If there is an imbalance, switching between the two calibration states invariably generates a square wave signal that toggles between two distinct values. A synchronous demodulator having a bandwidth centered at the toggle frequency can then be used to accurately detect an amount of error, which is then feedback to generate correction signals. If there are undesirable static offsets introduced by the synchronous demodulator or by the signal and/or charge levels output by the two differential halves of the converter, a properly timed latch can be used to further stabilize the error signal.

La présente invention concerne une technique qui permet d'étalonner de manière dynamique une charge par approximations successives pour un convertisseur numérique en faisant alterner au moins une partie du convertisseur entre deux états prédéterminés, pour, en fin de compte, équilibrer la tension et/ou la charge qui est/sont produite(s) dans les deux états. Les deux états sont choisis de telle sorte qu'ils génèrent la même tension de sortie lorsque le convertisseur est dans son mode de fonctionnement 'normal'', par exemple, dans une fraction de résolution du bit le moins significatif (LSB) du convertisseur. S'il existe un déséquilibre, la commutation entre les deux états d'étalonnage génère invariablement un signal d'ondes carrées qui alterne entre deux valeurs distinctes. Un démodulateur synchrone à largeur de bande centrée sur la fréquence d'alternance peut ensuite être utilisé pour détecter avec exactitude une quantité d'erreur qui est ensuite renvoyée pour générer des signaux de correction. S'il existe des décalages statiques indésirables introduits par le démodulateur synchrone ou par le signal et/ou le niveau de charge produit par les deux moitiés différentielles du convertisseur, un verrou temporisé de manière appropriée peut être utilisé pour stabiliser plus encore le signal d'erreur.

LandOfFree

Say what you really think

Search LandOfFree.com for Canadian inventors and patents. Rate them and share your experience with other people.

Rating

Analog to digital converter calibration via synchronous... does not yet have a rating. At this time, there are no reviews or comments for this patent.

If you have personal experience with Analog to digital converter calibration via synchronous..., we encourage you to share that experience with our LandOfFree.com community. Your opinion is very important and Analog to digital converter calibration via synchronous... will most certainly appreciate the feedback.

Rate now

     

Profile ID: LFCA-PAI-O-1809988

  Search
All data on this website is collected from public sources. Our data reflects the most accurate information available at the time of publication.