Circuit arrangement for producing a clock-signal whose...

H - Electricity – 03 – L

Patent

Rate now

  [ 0.00 ] – not rated yet Voters 0   Comments 0

Details

H03L 7/14 (2006.01) H03L 7/081 (2006.01) H03L 7/087 (2006.01)

Patent

CA 2385841

A first phase adjustment circuit with a first phase comparator device (PV1) is provided in order to synchronize an adjustable oscillator (VCXO) with a first reference clock-pulse signal. The frequency-synchronous clock-pulse signal (TO) of the oscillator (VCXO) is fed to a second phase comparator device (PV2) for phase comparison with a second reference clock-pulse signal (RT2) via an inventive phase actuator (PS) for clock-pulse phase insertion and extraction . Phase correction data (ZS) is formed as a function of the output signal of the second phase comparator device (PV2) and controlled according to the insertion and extraction of clock-pulse phases in the phase actuator (PS). The oscillator (VCXO) is stabilized by means of the second reference clock-pulse signal (RT2), taking into account previously formed phase correction data (ZS), should the first reference clock-pulse signal (RT1) fail.

Pour synchroniser un oscillateur réglable (VCXO) avec un premier signal de synchronisation de référence (RT1), un premier circuit de réglage de la phase comporte un premier dispositif de comparaison de la phase (PV1). Le signal de synchronisation synchronisé en fréquence (TO) de l'oscillateur (VCXO) est par ailleurs transmis à un deuxième dispositif de comparaison de la phase (PV2), destiné à la comparaison de la phase avec un deuxième signal de synchronisation de référence (RT2), au moyen d'un élément de réglage de la phase (PS) selon l'invention, pour l'insertion et l'extraction de phases de synchronisation. Selon le signal de sortie du deuxième dispositif de comparaison de la phase (PV2), une information de correction de la phase est produite (ZS), et l'insertion et l'extraction de phases de synchronisation est commandée dans l'élément de réglage de la phase (PS) en fonction de cette information. En cas de défaillance du premier signal de synchronisation de référence (RT1), l'oscillateur (VCXO) est stabilisé au moyen du deuxième signal de synchronisation de référence (RT2), avec prise en compte de l'information de correction de la phase (ZS) préalablement produite.

LandOfFree

Say what you really think

Search LandOfFree.com for Canadian inventors and patents. Rate them and share your experience with other people.

Rating

Circuit arrangement for producing a clock-signal whose... does not yet have a rating. At this time, there are no reviews or comments for this patent.

If you have personal experience with Circuit arrangement for producing a clock-signal whose..., we encourage you to share that experience with our LandOfFree.com community. Your opinion is very important and Circuit arrangement for producing a clock-signal whose... will most certainly appreciate the feedback.

Rate now

     

Profile ID: LFCA-PAI-O-1926837

  Search
All data on this website is collected from public sources. Our data reflects the most accurate information available at the time of publication.