Divider synchronization circuit

H - Electricity – 03 – L

Patent

Rate now

  [ 0.00 ] – not rated yet Voters 0   Comments 0

Details

H03L 7/18 (2006.01) H03J 7/06 (2006.01) H03L 7/189 (2006.01) H03L 7/199 (2006.01)

Patent

CA 2084284

A divider synchronization circuit (11) that provides faster settling to a new in a phase-locked loop frequency synthesizer (10) that uses a programmable divider (16) and a phase detector (17). The circuit (11) is adapted to stop the divider (16) while its program is being changed, and then restart the divider (16) on command. The startup time of the divider (16) is automatically adjusted such that the divider output is in phase with a reference input to a phase detector (17). The outputs of the phase detector (17) are also blanked during the time period that the divider (16) is stopped. The circuit (11) reduces the time required for the phase locked-loop frequency synthesizer (10) to settle to its new frequency and phase when frequency is changed. The timing of the divider startup eliminates the large phase transient that may occur when the divider startup timing is random, thus shortening the time that must be allowed for the synthesizer output to settle to its final phase. This circuit (11) is of particular value in a fast settling synthesizer design in which a VCO is pretuned to a close approximation to the new output frequency and then the loop is closed to drive the frequency to its exact value. The circuit (11) is well adapted for use in spread spectrum and frequency-agile radar systems, or spread spectrum communications systems.

La présente invention concerne un circuit de synchronisation de diviseur (11) qui permet un ajustement rapide dans un synthétiseur de fréquence à boucle verrouillage de phase (10) employant un diviseur programmable (16) et un détecteur de phase (17). Le circuit est adapté à provoquer l'interruption du diviseur (16) pendant que son programme est modifié puis à remettre en fonctionnement le diviseur (16) sur commande. Le temps de mise en fonctionnement du diviseur est ajusté de façon que sa sortie soit en phase avec le signal de fréquence de référence fourni en entrée au détecteur de phase (17). Les sorties du détecteur sont inhibées pendant le temps que le diviseur est interrompu. Le circuit réduit le temps nécessaire au synthétiseur (10) de se stabiliser à une nouvelle fréquence et à une nouvelle phase lorsque la fréquence est modifiée. Le réglage du moment de la mise en fonctionnement du diviseur élimine la phase transitoire importante qui peut être présente lorsque le temps de mise en fonctionnement du diviseur est aléatoire. Dans ce dernier cas, le temps réservé à la stabilisation des sorties du synthétiseur à la phase finale en est abrégé. Le présent circuit (11) est particulièrement intéressant dans des synthétiseurs d'ajustement rapide où l'oscillateur à fréquence commandée est d'abord présyntonisé à une valeur estimée près de la nouvelle fréquence, puis la boucle est fermée de façon à emmener la fréquence à sa valeur exacte. Le circuit (11) est bien adapté au spectre dispersé et au système radar agile en fréquence ou au système de télécommunication à spectre dispersé.

LandOfFree

Say what you really think

Search LandOfFree.com for Canadian inventors and patents. Rate them and share your experience with other people.

Rating

Divider synchronization circuit does not yet have a rating. At this time, there are no reviews or comments for this patent.

If you have personal experience with Divider synchronization circuit, we encourage you to share that experience with our LandOfFree.com community. Your opinion is very important and Divider synchronization circuit will most certainly appreciate the feedback.

Rate now

     

Profile ID: LFCA-PAI-O-1870683

  Search
All data on this website is collected from public sources. Our data reflects the most accurate information available at the time of publication.